×

嵌入式数字频率合成系统动态存储器设计

消耗积分:3 | 格式:rar | 大小:173 | 2009-08-25

48674

分享资料个

为了完成直接数字频率合成技术的任意波形发生器的动态存储器的设计,文章采用了K4S641632B-TC75芯片,用S-AMP 负责实现放大/驱动,解决了存储单元中的电容容量很小的问题,保证了其有效的识别性,使一个存储体对应一个S-AMP 通道,最终完成了SDRAM 的读写操作、刷新操作和初始化。
关键词:嵌入式;数字频率;合成;存储
任意波形发生器(简称AWG,Arbitrary Waveform Generator)是随着不断进步的计算机技术和微电子技术在测量仪器中的应用而形成和发展起来的一类新型信号源。直接数字频率合成(DDS, Direct Digital Frequency Synthesis)是一种新的频率合成方法,随着数字集成电路和微电子技术的发展,直接数字频率合成技术日益显露出它的优越性。
硬件部分以HMS30C7202微处理器为核心,FLASH和SDRAM作为存储设备,从矩阵键盘接受输入,并在LCD上显示相应内容。所有接口命令都是系统通过UART1发送给DDS信号源,为了操作上的方便,系统还允许通过UART0和上位机通讯。存储系统中的FLASH用来固化程序及保存波形数据和系统参数;SDRAM是系统上电正常运行后的代码和数据载体。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !