×

一种实现在FPGA的编码器设计方法

消耗积分:0 | 格式:rar | 大小:1.13 MB | 2017-10-31

分享资料个

  低密度奇偶校验(LDPC )码是Gallager博士在1961年提出的一种线性分组码,采用迭代译码算法译码。近年来的很多研究表明,LDPC 码有着接近香农极限的优异性能,有着广阔的应用前景。空间咨询委员会(CCSDS) 也将其推荐为应用于深空通信的信道编码方式。香农指出,对于任何信道,只要采用随机性编、译码方式,编码长度接近无限大,在其信息传输速率不超过信道容量时,采用最佳的似然译码方案,必然存在一种编码方式的误码率可以任意小。LDPC 码之所以有如此好的性能,就在于其编码时引人交织器而实现了伪随机性。并且,由于迭代译码算法的译码复杂度不会因码长的增加,使得LDPC 码在码长较长的情况下也可以有很强的纠错能力,用较少的资源消耗获得极高的吞吐量。文中是基于CCSDS 提出的131.1-0-2 标准,实现了码长为4096,码率为1/2、2/3.4/5 的LDPC 码的编码器设计。该编码器硬件实现复杂度低,通过软件仿真译码性能,与标准中给出的译码性能曲线进行对比,保证编码器编码优越性能。

一种实现在FPGA的编码器设计方法

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !