今天的高速接口要求严格的计时和精确的系统设计。为了实现给定系统的必要时间,必须使用输入/输出缓冲区信息规范(宜必思)模型。这些模型准确地反映了各种工艺条件下的设备驱动程序。电路板的特性,如阻抗、负载、长度、数量节点等影响设备驱动程序的行为。这个应用程序报告讨论了如何正确使用宜必思模型来对给定的系统进行精确的时序分析。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉