×

使用IBIS模型进行时序分析

消耗积分:0 | 格式:pdf | 大小:301.73KB | 2024-10-21

分享资料个

当今的高速接口要求严格的时序和精确的系统设计。为了实现给定系统的必要计时,必须使用输入输出缓冲区信息规范(IBIS)模型。这些模型准确地代表了各种工艺条件下的设备驱动程序。电路板特性,如阻抗、负载、长度、节点数量等。,影响设备驱动程序的行为。本应用报告讨论了如何正确使用IBIS模型来获得给定系统的精确时序分析。本报告重点介绍SDRAM与aTMS320C6000rm DSP的配合使用,但也适用于所有具有设置和保持参数的接口。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !