本指南是描述所有Spartan-6 FPGA中可用的Spartan®6 FPGA块RAM的技术参考。块RAM用于高效的数据存储或缓冲,用于高性能状态机或FIFO缓冲,用于大移位寄存器、大查找表或ROM。
spartan-6 fpgas中的块RAM存储多达18K位的数据,可以配置为两个独立的9KB RAM或一个18KB RAM。每个RAM可以通过两个端口寻址,但也可以配置为单端口RAM。块RAM资源包括输出寄存器以提高管道性能。阻塞闸板放置在柱中。块RAM的总数取决于Spartan-6设备的大小。
与其他Xilinx FPGA块RAM类似,写入和读取是同步操作;两个端口对称且完全独立,只共享存储的数据。每个端口可以配置为一个可用的宽度,独立于另一个端口。内存内容可以由配置位流初始化或清除。在一个
写入操作内存可以设置为使数据输出保持不变,反映正在写入的新数据或正在覆盖的先前数据。
嵌入式双端口或单端口RAM模块、ROM模块、同步FIFO和数据宽度转换器可以使用Xilinx Core Generator™块内存模块轻松实现。双时钟FIFO可以使用核心生成器FIFO生成器模块生成。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !