搜索内容
登录
SerDes
8人关注
SERDES是(串行器)/(解串器)的简称。它是一种主流的时分多路复用(TDM)、点对点(P2P)的串行通信技术。
...展开
128
文章
0
视频
51
帖子
36613
阅读
关注标签,获取最新内容
全部
技术
资讯
资料
帖子
产品
方案
FPGA的SerDes详细资料说明
2020-12-30
3736阅读
Xilinx FPGA的SerDes接口详细说明
2020-12-30
4653阅读
Marvell发布基于DSP的112G SerDes解决方案
2020-11-18
4480阅读
等长对我们信号质量有什么影响?
2021-04-13
4627阅读
串行系列:并行信号变成串行信号过程
2021-05-02
5704阅读
基于LS1046A&LS1028A的飞凌嵌入式平台的SerDes资源分配解析
2020-10-29
3139阅读
如何使用FPGA实现SERDES协议
2020-10-09
2155阅读
GMII、SGMII和SerDes的差异总结
2020-10-09
3.4w阅读
5G要来,4G被限速了?
2020-09-08
1171阅读
FPGA与IOT的快速发展 SerDes接口技术大显身手
2020-07-28
1707阅读
高速SerDes应用的PCB设计要点
2020-03-22
4821阅读
如何利用SerDes降低高带宽数据接口总线的宽度
2019-10-10
3103阅读
超高速SerDes 在芯片设计中的挑战
2019-07-05
8692阅读
高速SERDES接口芯片设计的关键技术详细研究论文免费下载
2019-06-24
1886阅读
Lattice ECP3 FPGA系列AMC评估开发方案
2019-02-13
1644阅读
回顾接口技术发展历史
2018-08-15
1.5w阅读
揭秘串行连接出现问题可能是均衡放大过度
2018-07-27
4444阅读
对Lattice ECP3/ECP5器件中的SerDes/PCS进行了简要的介绍
2018-06-13
8825阅读
怎样去为 LVDS SERDES约束Arria 10器件IOPLL位置
2018-06-22
6840阅读
通过Nautilus UDI方案的导入,实现32Gbps SerDes的量产测试的概述
2018-06-10
6047阅读
上一页
6
/
8
下一页
相关推荐
更多 >
高云半导体
Zedboard
I2S
SoC FPGA
简单PLD
逻辑芯片
UltraScale
16nm
三人表决器
Samtec
HLS
×
20
完善资料,
赚取积分