×

Cortex-A8处理器教程说明

消耗积分:2 | 格式:docx | 大小:0.03 MB | 2020-06-30

方知1

分享资料个

  举例说明Cortex - A8微处理器的存储格式。

  答: Cortex-A8处理器支持小端格式和字节不变的大端格式。此外,处理器还支持混合大小端格式(既有大端格式又有小端格式)和非对齐数据访问。对指令的读取,则总是以小端格式操作。

  简述机器指令LDR与汇编伪指令的区别。

  答:

  (1)LDR 加载指令是 CPU 指令,完成实质性的数据传送。用于从内存中加载数据到寄存器中。LDR 指令是字加载指令,用于从存储器中将一个 32 位的字数据传送到目的寄存器中。该指令通常用于从存储器中读取 32 位的字数据到通用寄存器,然后对数据进行处理。当程序计数器 PC 作为目的寄存器时,指令从存储器中读取的字数据被当作目的地址,从而可以实现程序流程的跳转。

  (2)LDR 伪指令是汇编指令,完成汇编阶段的数据传送,汇编后需要用相应的 CPU 指令替换。用于将一个立即数读取到相应的寄存器中,需要用等号来连接地址值。LDR 是把一个数字常量或一个地址加载到寄存器中的伪指令。

  简述CPSR状态寄存器中各有效位的含义。

  答:

  ① N:当用两个补码表示的带符号数进行运算时,N=1表示运算的结果为负数;N=0表示运算的结果为正数或零

  ② Z:Z=1表示运算的结果为零,Z=0表示运算的结果非零。

  ③ C:可以有4种方法设置C的值:

  -加法运算(包括CMP):当运算结果产生了进位时(无符号数溢出),C=1,否则C=0。

  -减法运算(包括CMP):当运算时产生了借位时(无符号数溢出),C=0,否则C=1。

  -对于包含移位操作的非加/减运算指令,C为移出值的最后一位。

  -对于其它的非加/减运算指令,C的值通常不会改变。

  ④ V:可以有2种方法设置V的值:

  -对于加减法运算指令,当操作数和运算结果为二进制的补码表示的带符号数时,V=1表示符号位溢出

  -对于其它的非加/减运算指令,V的值通常不会改变。

  ⑤ Q:在ARM V5及以上版本的E系列处理器中,用Q标志位指示增强的DSP运算指令是否发生了溢出。在其它版本的处理器中,Q标志位无定义。

  ⑥ CPSR的低8位(包括I、F、T和M[4:0])称为控制位,当发生异常时这些位可以被改变。如果处理器运行于特权模式时,这些位也可以由程序修改。

  中断禁止位I、F:置1时,禁止IRQ中断和FIQ中断。

  T标志位:该位反映处理器的运行状态。当该位为1时,程序运行于THUMB状态,否则运行于ARM状态。该信号反映在外部引脚TBIT上。在程序中不得修改CPSR中的TBIT位,否则处理器工作状态不能确定。

  运行模式位M[4:0]:这几位是模式位,这些位决定了处理器的运行模式。具体含义如下表所示:

  保留位:CPSR中的其余位为保留位,当改变CPSR中的条件码标志位或者控制位时,保留位不要改变,在程序中也不要用保留位存储数据。保留位将用于ARM版本的扩展。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !