×

一种基于JESD204B的射频信号高速采集系统

消耗积分:2 | 格式:pdf | 大小:2.56 MB | 2023-09-14

李军

分享资料个

摘要:为了解决传统转换器传输接口传输速率低、抗干扰差、布局布线面积大等问题,设计了一种基于JESD204B的射频信号高速采集系统。系统对接收到的射频信号进行下变频处理,通过高速ADC对解调基带信号直接采样,采样后的数字基带信号通过自主设计的JESD204B接口逻辑传输至FPGA并缓存。测试结果表明,系统可实现1.0Gsample/s采样率的直接采样,数据传输速率可达10Gbit/s,且数据链路稳定可靠。
随着数据采集系统的广泛应用,转换器采样率与采样精度等性能开始不断提升,数据传输速率也随之不断提高[1。传统的并行传输接口随着传输速率的提高,逐渐暴露出信号同步难、抗干扰能力差、布局布线面积大等问题。文献[2]提出的高速数据采集系统,采用分时交替采样技术,在实现1GHz的采样率的同时,也带来了不一致性误差。而由电子器件工程联合委员会(JEDEC)提出的JESD204B串行接口有效解决了这些问题,并逐渐成为高性能转换器的主流接口。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !