×

FPGA实现32位ALU软核设计

消耗积分:10 | 格式:pdf | 大小:829 KB | 2012-02-09

王兰

分享资料个

该ALU采取层次化设计方法,由控制模块、逻辑模块、加减法模块、乘法模块和除法模块组成,能实现32位有符号数和无符号数的加减乘除运算,另外还能实现9种逻辑运算、6种移位运算以及高低字节内容互换。该ALU在QuartusII软件环境下进行了功能仿真, 通过验证表明,所设计的ALU完全正确,可供直接调用。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(2)
发评论
weisily 2012-08-25
0 回复 举报
沙发借鉴 收起回复
LY314159265 2012-07-07
0 回复 举报
来坐第一个沙发 收起回复

下载排行榜

全部2条评论

快来发表一下你的评论吧 !