×

如何使用FPGA进行CAN控制器软核的设计与实现

消耗积分:0 | 格式:rar | 大小:0.09 MB | 2019-07-19

分享资料个

  本文参照CAN2.0 总线协议设计了一个CAN 控制器软核。具体设计采用TOP-DOWN 方式,上层采用模块化设计,最底层模块以Verilog 语言编写而成。测试了软核在Xilinx 公司和Altera 公司部分FPGA 上的资源利用和性能情况。此外,基于SOPC技术将处理器软核和CAN 控制器软核集成在单片FPGA 中,构建了一种新型的CAN 总线系统,并在该系统中完成了对控制器软核的测试验证。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !