介绍了一种基于FPGA的高速多路数据采集系统的设计方案,描述了系统的主要组成及FPGA的实现方法,并用v∞L语言设计的状态杌在Qmr啮Ⅱ开发软件中进行仿真。该系统在通用数据采集系统的基础上,增加数据编码模块,将多路数据组合为一路进行存储;采用批处理数据方式,减少数据编码次数。加快数据处理速度。实验表明,能够实时存储多路数据,效果良好。
存储模块是整个采集系统的核心部分,设计时要根据存储容量要求选择合适的存储介质、存储芯片。还要从可靠性角度出发,设计一些保护电路。方案上力求简单可靠,以满足功能要求为目的。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !