×

基于门控时钟的寄存器传输级功耗优化

消耗积分:0 | 格式:rar | 大小:217 | 2009-08-13

fansz

分享资料个

随着深亚微米技术的发展,功耗已经成为现代超大规模集成电路设计中的一个主要设
计约束.本文在设计多点控制协议MPCP模块中,采用插入门控时钟这一技术以降低芯片功耗.针对插入门控寄存器造成测试很难控制这个问题,采取在锁存器的前后加入控制点的方法,解决了由于插入门控时钟而对可测性造成的影响.最后,使用SMIC的0.25um CMOS工艺,并用Synopsys的power complier进行功耗优化,达到了很好的效果.
集成电路是20世纪发展起来的新兴高技术产业之一。自从1958年Texas Instrument的Jack Kilby生产出第一块集成电路起,集成电路产业一直保持着惊人的发展速度。正如Intel的创始人之一GordonMoore博士所预言的,每14~18个月,芯片上可集成的晶体管数目将增长一倍,以微处理器芯片为例,集成电路的规模已经从1971年Intel 4004的2300个晶体管发展到现在的130nm制程Banias核心的7700万个晶体管24.5W的最大散热功率(TDP,Thermal Design Power)和90nm制程Dothan核心的1.4亿个晶体管21W的最大散热功率[1]。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !