×

Verilog的入门学习资料免费下载

消耗积分:0 | 格式:rar | 大小:0.70 MB | 2021-01-22

分享资料个

  先记下来:

  1、不使用初始化语句;

  2、不使用延时语句;

  3、不使用循环次数不确定的语句,如:forever,while等;

  4、尽量采用同步方式设计电路;

  5、尽量采用行为语句完成设计;

  6、always过程块描述组合逻辑,应在敏感信号表中列出所有的输入信号;

  7、所有的内部寄存器都应该可以被复位;

  8、用户自定义原件(UDP元件)是不能被综合的。

  一:基本

  Verilog中的变量有线网类型和寄存器类型。线网型变量综合成wire,而寄存器可能综合成WIRE,锁存器和触发器,还有可能被优化掉。

  二:verilog语句结构到门级的映射

  1、连续性赋值:assign

  连续性赋值语句逻辑结构上就是将等式右边的驱动左边的结点。因此连续性赋值的目标结点总是综合成由组合逻辑驱动的结点。Assign语句中的延时综合时都将忽视。

  2、过程性赋值:

  过程性赋值只出现在always语句中。

  阻塞赋值和非阻塞赋值就该赋值本身是没有区别的,只是对后面的语句有不同的影响。

  建议设计组合逻辑电路时用阻塞赋值,设计时序电路时用非阻塞赋值。

  过程性赋值的赋值对象有可能综合成wire, latch,和flip-flop,取决于具体状况。如,时钟控制下的非阻塞赋值综合成flip-flop。

  过程性赋值语句中的任何延时在综合时都将忽略。

  建议同一个变量单一地使用阻塞或者非阻塞赋值。

  3、逻辑操作符:

  逻辑操作符对应于硬件中已有的逻辑门,一些操作符不能被综合:===、!==。

  4、算术操作符:

  Verilog中将reg视为无符号数,而integer视为有符号数。因此,进行有符号操作时使用integer,使用无符号操作时使用reg。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !