×

抗辐照DAC芯片LDO电路和版图设计

消耗积分:0 | 格式:pdf | 大小:54.33KB | 2021-09-17

ah此生不换

分享资料个

抗辐照DAC芯片LDO电路和版图设计-

本文所设计的无片外电容LDO要求在5V-6.3V输入范围内稳定输出4.8V的电压,最低压差为200mv,由于本文所设计的LDO是给数字电路提供电源电压,因此不仅要保证LDO的输出精度,而且对电路的负载瞬态响应要求很高。本文分析对比了传统LDO和无片外电容LDO在负载瞬态响应性能上的差异,结合目前已有的无片外电容LDO负载瞬态增强电路,提出了适合本文的瞬态增强方案。本文所设计的LDO为三级结构,第一级为折叠式共源共栅误差放大器,第二级为缓冲器,第三级为PMOS功率调整管,本文所采用的频率补偿方案为嵌套式密勒补偿(NMC),本文在负载瞬态增强方案中不仅通过第二级缓冲器增大调整管的栅端压摆率,并且还增加了额外的瞬态增强电路,进一步改善系统的负载瞬态响应。

本文使用Dongbu HiTek BCD 0.18um工艺库完成了电路每个模块的设计和整体仿真,最终在电源电压为5v,负载电容为50pF,温度为27摄氏度时的仿真结果为:最小压差为200mV,最大可驱动负载为100mA,负载调整率为0.2493(uV/mA),线性调整率为0.197(mV/V),整个环路的低频增益最少为97dB,系统的相位裕度最小为75度,电源抑制比最小为84dB(100Hz),负载电流为从2mA-100mA的阶跃电流时,输出端的最大过冲电压仅为37.7mV,最后利用环栅MOS管完成整体电路的版图。整体而言,本文所设计的无片外电容LDO符合本文的设计要求。

关键词:抗辐照,无片外电容LDO,瞬态增强


部分文件列表

文件名 大小
抗辐照DAC芯片LDO电路和版图设计.pdf 9M

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !