×

使用UltraScale和UltraScale+FPGA开发防篡改设计

消耗积分:0 | 格式:pdf | 大小:1.17 MB | 2023-09-13

贾虎世

分享资料个

本应用笔记提供了防篡改(AT)指南和实际案例,以帮助保护UltraScale™和UltraScale+™ FPGA启用的系统中可能存在的IP和敏感数据。本应用笔记提供了防篡改 (AT) 指南和实际示例,以帮助保护由 UltraScale™ 和 UltraScale+ ™ FPGA 支持的系统中可能存在的知识产权 (IP) 和敏感数据。这种保护(以防篡改的形式)需要在 FPGA 由比特流配置之前、期间和之后有效。敏感数据可以包括设置 FPGA 功能的配置数据可能包含在比特流中的逻辑、关键数据和/或参数(例如,初始块 RAM 内容和触发器的初始状态)。它还包括外部数据在配置后正常操作期间动态进出FPGA。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !