在高速有限冲击响应( Finite Impulse Response,FIR) 数字滤波器的设计中,随着滤波器阶数的增加,保持数据流速率和有效使用硬件资源成为设计的一个重点和难点。基于高速并行有限冲击响应数字滤波器的基本原理,提出了一种将位平面法、正则有符号系数( Canonical-Signed Digit,CSD) 编码算法和抽取算法应用于并行有限冲击响应数字滤波器的改进方法。设计通过 Matlab 仿真,在 Quartus II 中编译、仿真、综合后下载到现场可编程门阵列( Field Programmable Gate Array,FPGA) 中进行测试,结果显示,这种改进方法较好地解决了滤波器阶数和数据流速率与硬件资源之间的关系。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉