Verilog HDL作为一种规范的硬件描述语言,被广泛应用于电路的设计中。 他的设计描述可被不同的工具所支持,可用不同器件来实现。利用 Verilog HDL语言自顶 向下的设计方法设计交通灯控制系统,使其实现道路交通的正常运转,突出了其作为硬件 描述语言的良好的可读性、可移植性和易理解等优点,并通过 Quartus II完成综合、仿 真、进行管脚分配、绘出仿真波形及 RTL原理图。此程序通过下载到 FPGA芯片后,可应用 于实际的交通灯控制系统中。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部1条评论
快来发表一下你的评论吧 !