×

MPEG-4系统中基于FPGA实现数据采集及预处理

消耗积分:3 | 格式:rar | 大小:134 | 2009-08-26

分享资料个

介绍了一种基于DSP 的MPEG-4 视频压缩系统中,利用FPGA 控制视频数据实时采
集并对原始视频数据进行预处理的设计方案及实现,解决了原始视频数据格式与MPEG-4 压缩算法不兼容的问题,从而提高视频压缩系统的整体性能。此设计充分利用FPGA 的高速并行处理能力,通过合理的调度,以较少的存储资源实现数据处理与传输。
关键词:FPGA、视频压缩、预处理
在基于DSP 的MPEG-4 视频压缩系统中,视频采集芯片采集的原始视频数据格式与MPEG-4 视频编码算法要求不一致,例如图像大小、YUV 信号比、 YUV 信号存储格式等。如果在DSP 中用软件实现数据量大但算法简单的数据格式转换,将大大加重DSP 负担,影响系统的整体性能。因此,需要为DSP 增加一个协处理器,对原始数据进行预处理,转换成算法需要的格式再交给DSP。随着现场可编程逻辑器件(FPGA) 速度与集成度的飞速提高, 使用FPGA 解决该问题也成为一个很好的选择。本文中以FPGA 作为DSP 的协处理器,实现视频数据的采集与预处理。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !