×

Nios SoC系统中的BCH编解码IP核的设计

消耗积分:3 | 格式:rar | 大小:225 | 2009-11-30

张燕

分享资料个

循环码是最重要的一类线性分组纠错码, 而BCH 码又是目前发现的性能很好且应用
广泛的循环码, 它具有严格的代数理论, 对它的理论研究也非常透彻。BCH 码的实现途径有软件和硬件两种。软件实现方法灵活性强且较易实现, 但硬件实现方法的工作速度快, 在高数据速率和长帧应用场合时具有优势。FPGA(现场可编程门阵列)为DSP 法的硬件实现提供了很好的平台,但如果单独使用一片FPGA 实现BCH 编解码,对成本、功耗和交互速度都不利。最新的SoC(片上系统)设计方法可以很好地解决这个问题。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !