×

ATmega128和ATmega128L 8位微控制器的数据手册免费下载

消耗积分:3 | 格式:pdf | 大小:3.00 MB | 2019-04-23

zhayi

分享资料个

AVR核心结合了一个丰富的指令集和32个通用工作寄存器。所有32个寄存器都直接连接到算术逻辑单元(ALU),允许在一个时钟周期内执行的一条指令中访问两个独立的寄存器。由此产生的架构比传统的cisc微控制器具有更高的代码效率,同时实现的吞吐量是传统cisc微控制器的十倍。

  ATMega128提供以下功能:128K字节的系统内可编程闪存,具有读写功能,4K字节EEPROM,4K字节SRAM,53条通用I/O线,32个通用工作寄存器,实时计数器(RTC),4个灵活的定时器/计数器,具有比较模式和脉宽调制,2个USARTS,1个字节或IEnted两线串行接口、一个8通道、10位ADC(带可编程增益的可选差分输入级)、带内部振荡器的可编程看门狗定时器、一个SPI串行端口、符合IEEE标准1149.1的JTAG测试接口,还用于访问片上调试系统和编程,以及六个可选软件。省电模式。空闲模式停止CPU,同时允许SRAM、定时器/计数器、SPI端口和中断系统继续工作。断电模式保存寄存器内容,但冻结振荡器,禁用所有其他芯片功能,直到下一个中断或硬件复位。在省电模式下,异步计时器继续运行,允许用户在设备其余部分休眠时保持计时器基数。ADC降噪模式停止CPU和除异步定时器和ADC以外的所有I/O模块,以在ADC转换期间将开关噪声降至最低。在待机模式下,晶体/谐振器振荡器在设备其余部分休眠时运行。这使得启动速度非常快,同时功耗也很低。在扩展待机模式下,主振荡器和异步定时器继续运行。

  该设备是使用Atmel的高密度非易失性存储器技术制造的。片上ISP闪存允许程序存储器通过SPI串行接口、传统的非易失性存储器编程器或AVR核心上运行的片上引导程序在系统中重新编程。引导程序可以使用任何接口在应用程序闪存中下载应用程序。启动闪存部分中的软件将在应用程序闪存部分更新时继续运行,提供真正的读写操作。通过将8位RISC CPU与单片芯片上的系统内自编程闪存相结合,AtmelAtmega128是一款功能强大的微控制器,它为许多嵌入式控制应用程序提供了高度灵活和经济有效的解决方案。

  ATMega128 AVR支持全套程序和系统开发工具,包括:C编译器、宏汇编程序、程序调试器/模拟器、电路内模拟器和评估工具包。

  ATMega128是一个高度复杂的微控制器,其中I/O位置的数量取代了AVR指令集中保留的64个I/O位置。为确保与ATMega103向后兼容,ATMega103中的所有I/O位置在ATMega128中具有相同的位置。大多数额外的I/O位置都添加在从$60到$FF的扩展I/O空间中(即,在ATMega103内部RAM空间中)。这些位置只能通过使用ld/lds/ldd和st/sts/std指令来访问,而不能通过使用in和out指令来访问。内部RAM空间的重新定位对于atmega103用户来说仍然是一个问题。此外,如果代码使用绝对地址,增加的中断向量数量可能是一个问题。为了解决这些问题,可以通过对保险丝M103C进行编程来选择ATMega103兼容模式。在这种模式下,扩展I/O空间中的任何功能都不在使用中,因此内部RAM位于ATMega103中。此外,扩展的中断向量也被删除。

 

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !