×

用FPGA实现数字匹配滤波器的优化方法

消耗积分:5 | 格式:rar | 大小:177 | 2009-09-15

向日葵的花季

分享资料个

         本文利用Xilinx公司Virtex系列器件的特殊结构,提出了一种比较新颖的数字匹配滤波器设计方法,它在保证了该匹配滤波器与传统匹配滤波器性能不变的前提下,最大限度的减少了占用的FPGA资源(与Xilinx公司推荐的设计方法相比较减少了50%以上的资源消耗)。该设计被应用于全数字直接序列扩频接收机中,并取得了满意的效果。
关键词:取样、量化、数字匹配滤波、直接序列扩频
         随着数字技术的飞速发展,通信终端的数字化和集成化已经成为通信技术发展的主流趋势。在直接序列扩频系统中,数字匹配滤波器成为其实现的关键。由于传统数字实现的匹配滤波器对资源的消耗是非常大的,即使经过部分改进后仍然占用了较大资源,资源消耗大成为数字匹配滤波器应用和实现的瓶颈。本论文中的数字匹配滤波器结构是在全数字扩频接收机的背景下提出的,设计的目的就是以最小的资源消耗实现接收机匹配滤波性能的要求。
         过采样率和量化比特位数是影响数字匹配滤波器的两个关键参数,为了保证匹配滤波器性能,必须合适的选择这两个参数。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !