×

基于PXICPCI总线的LVDS数据收发模块设计李昕龙

消耗积分:1 | 格式:pdf | 大小:349KB | 2017-03-08

#Freedom

分享资料个

基于PXI_CPCI总线的LVDS数据收发模块设计_李昕龙

随着信息化时代的深入,数据传送量越来越大,传输速度越 来越快,电子产品更向便携式发展。 LVDS ( Low Voltage Differ- ential Signaling ) 是一种低摆幅的差分信号技术,它使得信号能 在差分 PCB 线对或平衡电缆上以几百 Mbps 的速率传输, 其低 压幅和低电流驱动输出实现了低噪声和低功耗, 很大程度满足 了用户对接口技术的要求。 减少供电电压和逻辑电压摆幅的一个极好例子是低压差 分信号(LVDS)。LVDS 物理接口使用 1.2V 偏置提供 400mV 摆幅 的信号 (使用差分信号的原因是噪声以共模的方式在一对差分 线上耦合出现,并在接收器中相减从而可消除噪声)。LVDS 驱动 和接收器不依赖于特定的供电电压, 因此它很容易迁移到低压 供的系统中去,而性能不变。 LVDS 的工作原理如图 1 所示,其驱动器由一个恒流源(通 常为 3.5mA)驱动一对差分信号线组成。在接收端有一个高的直 流输入阻抗(几乎不会消耗电流),所以几乎全部的驱动电流将流 经 100 欧的终端电阻在接收器输入端产生约 350mV 的电压。 当驱动状态反转时,流经电阻的电流方向改变,于是在接收端产 生一个有效的“0”或“1”的逻辑状态。
基于PXICPCI总线的LVDS数据收发模块设计李昕龙

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !