×

基于FPGA的多路FIFO实时重构方法

消耗积分:0 | 格式:rar | 大小:4.98 MB | 2017-11-13

分享资料个

  随着宽幅CIS(conlaclImage sensor,接触式图像传感器)扫描仪在工程建筑、工业机械、地理信息、城市规划和广告设计等领域的广泛应用,幅宽和扫捕速度之问的矛盾日渐突出。一方而,山于长线阵CIS的生产工艺的复杂性,其技术一直被少数同外厂商垄断:另一方面,CIS的成本随长度早几何式增艮。因此,宽幅扫描仪的前端采集模块通常需要多个A4宽度的CIS拼接重构而成。幅面越宽,需要拼接的通道数越多,扫描速度就越低。其中,多通道图像数据的重构时问是影响宽幅CIS扫描仪扫描效率的关键问题之一。

  文巾提出出一种基于多路FIFO的图像实时重构方法.该方法全部采用无需地址操作的FIFO数据缓存器,在保证高速重构性能的同时,使FPGA的逻辑资源消耗相比于双口RAM的方案节省了300-10。该方法已成功应用于各种幅宽的CIS扫描系统。其中,采用USB2.0接口的AO幅面扫描仪扫描速率达到30 MB/s,采用Camera-Link接n的1.6 m宽幅扫描设备的扫描速率高达120 MB/s。

基于FPGA的多路FIFO实时重构方法

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !