×

加速可测试性设计图形仿真

消耗积分:3 | 格式:rar | 大小:1.36 MB | 2018-03-01

分享资料个

  基于仿真器的传统验证速度太慢,而且可能需要DFT工程师成为设计的关键路径,即设计的最慢的一环节,更糟糕的是,他们可能会在流片前实施会降低DFT设计可信度的策略。理想情况下,客户希望在流片之前验证DFT。但由于上市时间方面的压力,芯片在流片前只进行了极少的DFT验证,因此在芯片制造的过程中甚至在其返回到实验室之后,必须继续进行DFT验证。因此,我们需要的是一个硬件加速流程,从而可大幅缩短执行完整验证作业所需的仿真周期。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !