×

QorIQ通信处理器的详细介绍

消耗积分:1 | 格式:pdf | 大小:0.18 MB | 2020-07-07

尚文清

分享资料个

  从模拟制式手机到2G、3G、4G甚至是未来的5G,每到转折期就有一些人被技术牵绊而不知何去何从,飞思卡尔半导体总是能应景推出相应的通信处理器等创新产品,为通信时代的跨越保驾护航。在物联网时代,通信处理器不再属于稀缺资源而被少数企业掌握,并且更新速度加快,倒逼知名厂商处于“逆水行舟不进则退”的境地,要继续做领头羊,需要针对新时期的“痛点”更新产品。飞思卡尔QorIQ T1024/14和T1023/13通信处理器就是众多新品之一,这些新处理器采用28 nm技术,将性能领先的Power Architecture e5500处理器内核与运行频率高达1.4 GHz的先进缓存架构、应用领先的卸载引擎和面向未来、低功耗的内存子系统整合在一起,它们主要针对低成本的企业和服务供应商边缘和网络控制应用。 “芯”核心的执着双核QorIQ T1024和T1023通信处理器及单核QorIQ T1014和T1013通信处理器配备64位内核,基于Power Architecture技术构建,提供网络和电信应用所需的高性能数据通路加速架构(DPAA)和网络外设总线接口。ARM核现在从低端到高端已经全面铺开,很多处理器厂商都在逐渐弱化甚至放弃自有架构处理器的开发。飞思卡尔采取了“双管齐下”的策略,虽然其基于ARM核的处理器已经跑在同行前列,但却在仍然执着地坚持自己“芯”核心——Power Architecture。QorIQ T1024/14和T1023/13就基于单/双Power Architecture e5500内核,运行频率达1.4 GHz。采用混合32位模式,支持原有软件,并可向64位架构平稳过渡。 e5500架构是飞思卡尔e500内核的两倍,它的设计频率高达2.5 GHz,可以运行在64位或32位模式。64位e5500内核实现了诸多改进,包括支持多核SoC实施方案以及异构多核处理器。在e5500 64位内核上的技术进步,实现了集成度和性能的独特结合,在非常低的功率范围内达到了非常高的性能水平,为嵌入式能效设定了一个基准。e5500技术基于Power架构指令集 (ISA)v2.06,有以下特性:一个乱序执行的7级流水线;64 GB的更高平面寻址内存空间;6高性能经典浮点单元(FPU)支持 IEEE754浮点运算;混合32位模式,支持传统的软件,并可过渡到64位架构;L1缓存,背面L2缓存加上共享L3缓存。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !