总结
FPGA需要按定义的顺序上电和断电。为断电时,每个序列电源轨都需要完全关闭,然后才能关闭下一个电源轨。与大高速和高功能的FPGA,电源轨具有大型大容量电容器在 100ms 的总时间内快速安全地放电,每个轨道最多 10 个轨道放电10毫秒内。本应用笔记介绍了安全开放式关断的方法和考虑因素由电源排序电路控制,并使用正确选择的MOSFET对电容器组。
介绍
在电信设备、服务器和数据中心中发现的最新 FPGA 具有多个电源轨,需要正确排序以安全地打开和关闭这些系统的电源。高可靠性 DC-DC 的设计人员稳压器和 FPGA 电源管理需要一种简单的方法来安全地对大容量电容器放电以避免损坏系统。
FPGA 电源排序
对于最新一代片上系统 FPGA,它们可以具有十个独立的电源轨提供 Vcore、内存总线电源、I/O 控制器、以太网等。如图 1 所示,每个电源轨都是由DC-DC转换器提供,用于调节所需的3.3V,2.5V,1.8V,0.9V等电压。为了给权力在系统上,遵循特定的顺序以确保安全操作并避免损坏系统。同样,在系统关机期间,电源顺序以相反的顺序排列,确保每个电源轨在下一个关闭之前禁用。此顺序通过功率排序器芯片控制,该芯片使每个DC-DC 稳压器如图 1 所示。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉