×

基于ADF4111的锁相环频率合成器设计

消耗积分:0 | 格式:pdf | 大小:698 KB | 2013-01-10

刘明

分享资料个

为得到性能优良、符合实际工程的锁相环频率合成器,提出了一种以ADI的仿真工具ADIsimPLL为基础,运用ADS(Advanced Design System 2009)软件的快速设计方法。采用此方法设计了频率输出为930~960 MHz的频率合成器。结果表明该频率合成器的锁定时间、相位噪声以及相位裕度等指标均达到了设计目标。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(2)
发评论
AHWUSFDX 2013-08-27
0 回复 举报
学习学习 收起回复
WYS760916 2013-05-23
0 回复 举报
ADF4111的锁相环频率合成器设计非常可以 收起回复

下载排行榜

全部2条评论

快来发表一下你的评论吧 !