×

基于IP集成的RS码+DQPSK系统设计

消耗积分:2 | 格式:rar | 大小:426 | 2009-08-10

路过秋天

分享资料个

本文利用Altera 公司开发的RS、NCO 和FIR IP core 以及Simulink、DSP_Builder
中的模块快速搭建了一个RS(204,188) +DQPSK 的低中频调制解调系统。分别在Simulink、
Modelsim 中验证了系统的功能,最后在Altera 公司的Stratix II EP2S60 DSP 开发板中实现了该系统,并对系统进行了测试。试验结果表明DQPSK 系统加入RS 码后,在Pe=1e-3 时,RS(204,188)编码可以带来3~4dB 的增益。
近年来,无线通信技术得到了飞速发展,一方面,数字无线通信的新算法和新技术层出
不穷;另一方面,无线通信技术的应用范围也在不断扩大。为了满足无线通信技术的飞速发展,验证新算法和新技术的正确性和可行性,通信系统的计算机模拟、仿真与验证便显的尤为重要。
本文利用Matlab、Quartus II、DSP_Builder和Modelsim等软件配置了用于系统开发与验
证的SPW(Signal Processing Workplace)环境。在Matlab的Simulink环境下,利用Altera公司开发的RS、NCO、FIR IP core以及Simulink、DSP_Builder中的一些基本模块,快速搭建了一个RS+DQPSK的中频调制解调系统,并加以高斯信道模拟实际通信系统,通过计算机辅助仿真得到实验结果,最后通过USB端口将设计下载到Stratix II的FPGA开发板中进行了验证。
本文所述的调制解调系统具有以下特点:
(1)系统性:系统概念突出、完整、清晰是基于IP设计的一大特点。本实验利用RS,
NCO和FIR等IP core并结合Simulink和DSP_Builder中现有的模块,完成系统设计的基本功能。
(2)综合性:本实验通过软件来实现仿真,并运用FPGA技术加以实现。形成软硬协
同仿真的综合实验平台。
(3)灵活性:FPGA芯片数据断电易失性和在系统可重配置性,增加了设计的自由度
和灵活性,提高了设计效率和芯片资源利用率。
( 4) 高效性:所有算法( 编码、调制、解调和译码)利用Altera公司提供的各IP core搭建,
极大的缩短了算法开发与验证时间。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !