基于FPGA对称型FIR滤波器的设计与实现:在基于FPGA的对称型FIR数字滤波器设计中,为了提高速度和运行效率,提出了使用线性I相位结构和加法树乘法器的方法,并利用Altera公I司的FPGA开发软件QuartusII进行仿真实现。实验结i果表明,该方法和传统的移位相加乘法器和直接结i构的FIR滤波器相比,这种方式在性能上有着明显的优势,具有使用逻辑单元少,执行效率高的特点。 :可以在以后的设计中作为子模块使用。
关键词:FPGA;FIR数字滤波器;加法树乘法器
数字滤波的作用主要是从接收信号中提取需要!的信息并抑制干扰(去除噪声)。数字滤波器根据!时序冲击响应的时间特性可以分为无限冲击响应(IIR)数字滤波器和有限冲击响应(FIR)数字滤波I器两种。FIR系统在满足幅度特性的要求下,可以I保证严格的线性相位特性,尤其是相对IIR系统, IFIR系统只有原点处的极点,因为任何一个非因果j的有限长序列通过一定的延时,可以做成因果序i列,所以FIR系统不存在因果稳定问题。FIR系统;具有IIR系统没有的许多特点,得到了越来越广泛的应用。本文是基于FPGA实现FIR数字滤波器通过对算法及滤波结构的改进,使其效率得到了较大的提高。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !