×

时钟噪声对高速DAC性能的影响

消耗积分:0 | 格式:pdf | 大小:674.83KB | 2024-10-17

李维嘉

分享资料个

高速数模转换器(DAC)、频率合成器和时钟分配产品广泛用于许多应用,例如波形发生器、软件无线电和现代无线基础设施设备。在典型系统中,DAC器件利用频率合成器或时钟分配芯片的采样时钟产生采样输出。因此,采样时钟质量与采样DAC输出性能直接相关。虽然标准机构或系统规范为DAC输出性能要求设定了界限,但很少有研究讨论给定DAC输出要求的时钟性能要求。本应用笔记介绍两种模型来说明时钟噪声传递特性以及时钟噪声与DAC输出性能之间的关系。第一个模型描述了简单的时钟噪声传递特性及其在准确预测时钟噪声对DAC输出性能的影响方面的局限性。第二种模型考虑了外部采样时钟噪声和DAC固有噪声贡献,以提供更精确的预测。这两个模型可以帮助设计人员在给定的DAC输出规格下规划合适的时钟噪声性能。本应用笔记末尾的两个例子演示了该模型在系统设计中的应用。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !