×

时钟噪声对DAC性能影响系统分析

消耗积分:0 | 格式:pdf | 大小:1.12MB | 2024-09-26

小组店小二

分享资料个

数模转换器 DAC 是无线通信系统中的核心器件。随着技术的发展,DAC 所能支持的输出频率和工作时钟越来 越高,例如目前 TI 推出的高速,高集成射频采样 AD/DA(AFE7689)能支持输出/输入到 5.2G, DAC 能支持高达 9G 的采样率。 随着能支持频率的不断提高,意味着 AD/DA 越来越接近于天线端,其性能也将直接影响着整个系 统的性能。随着支持的工作时钟的提高,意味着其对时钟性能会更加敏感,例如时钟上的杂散,底噪在 AD/DA 的 输出端将如何变化? 类似问题已经成为客户系统设计时候必须考虑的问题。 如何量化这些影响从而给客户正确的 指导,对我们推介 AD/DA 也显得尤为重要。 本文将理论和实际测试相结合来分析时钟噪声对 DAC 性能和客户系 统指标的影响,为客户进行系统设计以及我们推介 AD/DA 提供指导.

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !