×

中规模集成时序逻辑设计

消耗积分:3 | 格式:rar | 大小:1333 | 2009-09-01

韩刚龙

分享资料个

中规模集成时序逻辑设计:计数器:在数字逻辑系统中,使用最多的时序电路要算计数器了。它是一种对输入脉冲信号进行计数的时序逻辑部件。
9.1.1  计数器的分类
1.按数制分
(1)二进制计数器。按自然态序循环经历2n个独立状态,因此又可称作模M=2n进制计数器。
(2)非二进制计数器。在计数时所经历的独立状态数不为M≠2n,称为非二进制计数器。如十进制、八进制、十二进制、十六进制计数器等。
(1)加计数器。按输入一个脉冲就进行一次加1运算的计数器称为加计数器。?
(2)减计数器。按输入一个脉冲就进行一次减1运算的计数器称为减计数器。?
(3)可逆计数器。既可作加运算,又可作减运算的计数器称为可逆计数器。当然可逆计数器不可能同时作两种运算,它是在加减控制信号的作用下,某一时刻作加运算或作减运算。
(1)同步计数器。计数脉冲接到计数器所有触发器的CP输入端。应翻转的触发器是同时翻转计数的叫同步计数器。
(2)异步计数器。计数脉冲并不引入计数器所有触发器的CP端。触发器的翻转有先有后,不是同时发生的计数叫异步计数器。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !