DDR3 SDRAM使用双倍数据速率架构来实现高速操作。双数据速率架构是一种8n预取架构,其接口设计用于在I/O引脚处每个时钟周期传输两个数据字。一次读或写DDR3 SDRAM的操作有效地包括在内部DRAM核心处的单个8n位宽、四个时钟周期的数据传输和在I/O引脚处的八个相应的n位宽、半个时钟周期数据传输。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !