全加器是数字信号处理器微处理器中的重要单元,它不仅能完成加法,还能参与减法、乘法、除法等运算,所以,。提高全加器性能具有重要意义。本文分析了两种普通全加器,运用布尔代数对全加器和的数、进位函数进行全面处理,提取了和丽数进位兩数优化函数式。根据最优化函数式,设计了高性能CMOS管级全加器单元电路。这种CM0S全加器电路与常用CMOS全加器电路相比,电路结构简单、芯片面积小。电路传输延迟时间小,运算速度快。
现代微处理器中运算器是其重要部件,也是各种LSI和VLSI芯片实现实时图像处理和数字信号处理的核心。运算器完成一次基本操作周期基本上决定了微处理器的主频,提高运算器基本操作速度对提高微处理器以及各种LSI和VLSI工作速度具有重要意义。然而,运算器的核心是加法器,全加器是加法器基本单元电路,所以优化全加器结构是提高运算器性能最重要途径之一。对于全加器结构的研究,国内外有许多相关报道,本文基于晶体管级讨论全加器电路结构的优化,提出了一种电路;结构简单、时延小、芯片面积也小的优化CMOS全加器,并对其性能进行了分析。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !