针对SDRAM 操作繁琐的问题,在对SDRAM 存储器和全页突发式操作进行研究的基础上,提出一种简易SDRAM 控制器的设计方法。该设计方法充分利用全页式高效率存取的优点,对SDRAM 进行配置、全页突发式读写时,操作方便。在实现sDRAM 的快速批量存储方面,具有良好的应用价值。
在基于FPGA 的系统中,因FPGA 本身内部的RAM空间有限,常需要与外部较大容量的高速存储器配合使用。而在各种随机存储器件中,SDRAM 的价格低廉、密度高、数据读写速度快的优点,是比较理想的选择。但由于SDRAM 的控制逻辑比较复杂、时序要求高等特点,使用很不方便,这就要求设计一种简单易操作的软核,以方便开发者对SDRAM 操作控制。为此,本文提出一种基于FPGA 的SDRAM 控制器的软核设计方法,实现全页突发式读写,从而使对SDRAM 的快速存取操作变得非常方便。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !