×

印刷电路板(PCB)供电网络(PDN)设计方法

消耗积分:0 | 格式:rar | 大小:1.52 MB | 2012-06-05

Kelly Yang

分享资料个

  引言

  您转到更小工艺尺寸时,电源电压会下降。这种电压下降有助于降低动态功耗。通过工艺改进,半导体厂商们正逐渐地提高器件密度。这便带来总电流需求的增加。这种需求的增长反过来又在供电方面形成诸多挑战,因为设计人员不得不满足日益苛刻的噪声要求来使器件正常运行。

  图 1 显示了当您从 130 nm Stratix® I 器件系列转到 40 nm Stratix IV 器件系列时,内核电源电压从 1.5 V 降至 0.9 V 的一个例子。由于器件密度的提高,从 Stratix I 器件转到 Stratix IV 器件带来总电流增加。Stratix I 器件系列的逻辑元件 (LE) 最大数目为 79 K,而 Stratix IV 器件系列的 LE 最大数目为 681 K,增加了约 8.6 倍。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !