ISE环境下基于Verilog代码的仿真测试
ISE 环境下基于 Verilog 代码的仿真测试 在 Verilog 源代码编写完毕后,需要编写测试平台来验证所设计的模块是否 满足要求。ISE 软件提供了两种测试平台的建立方法,一种是使用 HDL Bencher 的图形化波形编辑功能编写,即波形图仿真;另一种就是利用 HDL 语言,即代 码仿真。由于后者功能更加强大,所以这里举例介绍基于 Verilog 语言的测试平 台建立方法。 本例为一个计数分频时序电路,主要是将 10MHz 的时钟频率分频为 500KHz 的时钟,源代码的编写过程中需要定义一个计数器,以便准确获得 1/20 分频。
第一步:建立工程后,编写如下源代码:
module fenpin(RESET,F10M,F500K);
input F10M,RESET; output F500K;
reg F500K;
reg[7:0] j;
always@(posedge F10M)
if(!RESET)
begin F500K<=0;
j<=0;
end
else
begin if(j==19) begin j<=0; F500K<=~F500K;
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !