此18位通用总线驱动器专为2.3V至3.6V VCC操作而设计。从A到Y的数据流由输出使能(OE)输入控制。当锁存使能(LE)输入为高时,该设备在透明模式下操作。当LE为低时,如果时钟(CLK)输入保持在高或低逻辑电平,则A数据被锁存。如果LE为低,则在CLK的从低到高转变时,A数据被存储在锁存器/触发器中。当OE为高时,输出处于高阻抗状态。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉