CD74HC7046A和CD74HCT7046A高速硅栅CMOS器件,符合JEDEC第7A号标准是锁相环(PLL)包含线性电压控制振荡器的电路(VCO)、两相比较器(PC1、PC2)和锁探测器信号输入和比较器输入是常见的到每个比较器。锁定检测器在以下情况下提供高电平:PLL锁定时的针脚1(LD)。锁定检测器电容器必须连接在引脚15(CLD)和引脚之间8(接地)。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉