×

高速数据压缩与缓存的FPGA实现

消耗积分:3 | 格式:rar | 大小:223 | 2009-11-30

分享资料个

本文设计了一种以 FPGA 为数据压缩和数据缓存单元的高速数据采集系统,其主要
特点是对高速采集的数据进行实时压缩,再将压缩后的数据进行缓冲存储。该设计利用数据比较模块实时地将一个压缩比数组中的最大值保存起来,再将该最大值缓冲存储,从而满足采集系统的需要。文中分别设计了基于双口RAM 和FIFO 实现的两种缓冲方法,并对仿真结果进行了对比分析,该系统工作频率可达90MHZ。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !