×

EMI抑制:采用MOSFET和控制器及半桥设计的多层 PCB相关指南资料下载

消耗积分:3 | 格式:pdf | 大小:157.39KB | 2021-04-04

生龙活虎3

分享资料个

简介 本系列文章的第 1 部分至第 5 部分中,介绍了抑制传导和辐射电磁干扰 (EMI) 的实用指南和示例,尤其是针对采用单片集成功率 MOSFET 的 DC/DC 转换器解决方案进行了详细介绍。在此基础上,本文继续探讨使用控制器驱动分立式高、低侧功率 MOSFET 对的 DC/DC 稳压器电路适用的 EMI 的抑制技术。使用控制器(例如图 1 所示同步降压稳压器电路中的控制器)的实现方案具有诸多优点,包括能够增强电流性能,改善散热性能,以及提高设计选择、元器件选型和所实现功能的灵活性。 然而,从 EMI 角度来看,采用分立式 FET 的控制器解决方案与采用集成 FET 的转换器相比,更具挑战性。主要有两方面的考量因素。首先,在紧凑性方面,采用 MOSFET 和控制器的功率级的印刷电路板 (PCB) 布局比不上采用优化引脚布局和内部栅极驱动器的功率转换器集成电路 (IC) 。其次,对于死区时间管理,在 MOSFET 开关时间在额定范围的转换器中通常更精确。因此,体二极管导通时间更短,从而能够改善开关性能并降低与反向恢复相关的噪声。 本文提供与采用 MOSFET 和控制器及半桥设计的多层 PCB 相关指南,以实现出色的 EMI 性能。当务之急是谨慎选择功率级元器件和适合的 PCB 布局,最大程度地减小关键回路寄生电感。布局示例表明,可以在不牺牲效率或热性能指标的情况下减少传导电磁辐射。 迎接 EMI 相关挑战 产生 EMI 的三个基本要素包括:电噪声源、耦合路径及受扰接收器。应对其中一个或所有基本要素,可以实现干扰抑制,从而实现合电磁兼容性 (EMC)。在实践中,可以采用多种技术中断耦合路径和/或强化可能的受扰电路,例如插入 EMI 滤波器来抑制传导干扰,借助屏蔽来降低辐射干扰等。 对于与降压稳压器的不连续输入电流(或升压稳压器的不连续输出电流)相关的低频 EMI 频谱幅值,采用传统的滤波器级进行处理相对容易。然而,与开关换向期间电压和电流的尖锐边缘相关的高 dv/dt 以及 di/dt 会产生谐波分量,从而导致出现更大的问题。高电流栅极驱动器(在电压低于 100V 时,通常集成在控制器中)可以以极高的速度开关功率 MOSFET。传统硅 FET 的转换率通常大于 10V/ns和 1A/ns,基于氮化镓 (GaN) 的器件转换率可能更高。我对本文第 2 部分中梯形开关波形的时域特性与其频谱成分之间的关系进行了研究,阐述了波形的最陡斜率决定高频频谱的渐近包络,因此,采用降低 dv/dt 和 di/dt 的方法有助于降低产生 EMI 的可能性。 除了电压和电流的尖锐边沿之外,与开关波形相关的过冲/下冲及随后产生的振铃也非常棘手。图 2 显示了硬开关同步降压稳压器的开关节点电压波形。开关节点电压振铃频率范围为 50MHz 至 250MHz,具体取决于寄生功率回路电感的谐振 (LLOOP)及 MOSFET 输出电容 (COSS)。此类高频分量可以通过近场耦合传播到输出总线、周边元器件或输入电源线,并且难以通过传统滤波衰减。同步 MOSFET 体二极管反向恢复存在类似的负面作用,当二极管恢复电流流入寄生回路电感时,振铃电压升高。 图 3 的原理图标出了降压调节器电路 [6] 的关键高频功率回路,代表了具有高转换率电流的电路元件。可以对升压、反相降压-升压、单端初级侧电感转换器 (SEPIC) 和其他拓扑进行类似检查。最大限度缩减功率回路的面积至关重要,原因是该参数与寄生电感和相关 H 场传播成正比。主要设计目标是通过减小寄生电感最大程度提升寄生 LC 谐振电路的谐振频率。由此,降低存储的无功能量总值,减少开关节点电压峰值过冲和振铃。此外,达到临界阻尼因子的等效电阻实际上更低,因此任何振铃都会更早衰减 - 在高频时的趋肤效应增大回路的寄生电阻时更是如此。 图 3 中,还显示了导通和关断期间高侧和低侧 MOSFET 的栅极驱动器回路。务必遵从功率级布局期间的特殊注意事项(下文讨论),确保功率回路、栅极回路和共源寄生电感都尽可能低。 实现低 EMI 的 PCB 布局设计 以下步骤总结了 DC/DC 稳压器中元器件位置和 PCB 布局的基本准则,以帮助尽可能降低噪声和 EMI 信号。其中一些步骤类似于第 5 部分中针对采用集成 MOSFET 的基于转换器的设计所介绍的步骤。在后续部分,我将提供 PCB 布局案例研究,探讨如何优化降压稳压器 EMI 特性。 ● 布线及元器件排布 ● 将所有功率级元器件排布在 PCB 顶部。 — 避免将开关节点覆铜和电感放在底部,以免对 EMI 测试装置的基准平面产生辐射。 ● 将 VCC 或 BIAS 的旁路电容放置于靠近各自引脚的位置。 — 在将 AGND 引脚与 GND 相连之前,首先电路中连入 CVCCCBIAS 电容。 ● 将临近的自举电容与控制器的 BOOT 和 SW 引脚相连接。 — 利用邻近的接地覆铜屏蔽 CBST 电容和开关节点,降低共模噪声。 ● GND 平面设计 ● 将 PCB 分层板中的第 2 层接地平面尽可能放在靠近顶层功率级元器件的位置,以消除 H 场、降低寄生电感及屏蔽噪声。 ● 使用位于顶层与第二层接地平面之间的低 z 轴间距获得最佳映像平面效果。 — 在 PCB 分层规范中将层间距指定为 6 mil。 ● 输入和输出电容 ● 放置降压稳压器的 CIN,尽量减小将 CIN 连接到功率 MOSFET 所形成的回路面积。对于升压稳压器和 SEPIC 稳压器的 COUT,同样建议如此操作。 — 功率回路分类为横向或纵向,具体取决于电容相对于 MOSFET 的放置位置。 ● CIN 和 COUT 的接地返回路径应由集中放置的顶层平面组成。 — 使用多个外部或内部 GND 平面连接 DC 电流路径。 使用外壳尺寸为 0402 或 0603 的低等效串联电感 (ESL) 陶瓷电容,并放在 MOSFET 附近,以最大限度地减小功率回路寄生电感。 ● 电感和开关节点布局 ● 将电感放置在靠近 MOSFET 的位置。 — 尽量减小开关节点覆铜多边形面积,从而尽量避免电容耦合及减小共模电流。覆铜区应仅覆盖电感焊盘并仅占用连接 MOSFET 端子所需的最小面积。 ● 使用邻近的接地保护并通过屏蔽限制开关节点噪声。 ● 检查电感点位置,确保与开关节点相连的绕组末端位于绕组几何结构内部的底部,由连接到 VOUT(降压稳压器)或 VIN(升压稳压器)的绕组的外层绕线提供屏蔽。 ● 选择在封装下方设有端子的电感。 — 避免使用可能产生天线辐射效应的大型侧壁式端子。 尽可能使用电场屏蔽电感。将屏蔽端子与 PCB 接地平面相连。 ● 栅极驱动器布线

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !