×

CDCFR83时钟发生器数据表

消耗积分:0 | 格式:pdf | 大小:406.26KB | 2024-08-20

石玉兰

分享资料个

直接Rambus时钟发生器(DRGG)提供必要的时钟信号,以支持直接Rambus存储器子系统。它包括将直接Rambus通道时钟同步到外部系统或处理器时钟的信号。它旨在支持台式机、工作站、服务器和移动PC主板上的Dmect Rambus内存。DRCG还为广泛的直接Rambus存储器应用提供现成的解决方案。DRCG为直接Rambus存储器子系统提供时钟倍增和相位对准,以实现Rambus通道和ASIC时钟域之间的同步通信。在DirectRambus存储器子系统中,系统时钟源分别为DRCG和存储器控制器提供REFCLK和PCLK时钟参考。DRCG倍增REFCLK并驱动高速总线CLK到RDRAMs和存储器控制器。存储器控制器中的传动比逻辑将PCLK和总线时钟频率除以比率M和N,使得PCLKM = SYNCLKN。其中SYNCLK = BUSCLK/4。DRCG检测POKM和SYNCLKN之间的相位差,并调整BUSCLK的相位,使PCLKM和SYiNDKMis之间的偏斜最小。这使得数据可以跨SYNCLK/pclk边界传输,而不会产生额外的延迟。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !