×

CDCLVD110A可编程低压1:10 LVDS时钟驱动器数据表

消耗积分:0 | 格式:pdf | 大小:1.57MB | 2024-08-21

陈静

分享资料个

CDCLVD110A时钟驱动器将一对差分LVDS时钟输入(CLKO或CLK1)分配给10对差分时钟输出(Q0至Q9),时钟分配的偏斜最小。DCC lvd 110 a专门设计用于驱动50-2条传输线。当控制使能为高电平(EN = 1)时,10路差分输出是可编程的,每个输出可以根据载入移位寄存器的前10位单独使能或禁用(3态)。加载移位寄存器后,last位选择CLKO或CLK1作为时钟输入。然而,当EN = 0时,输出不可编程,所有输出均使能。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !