任何高性能ADC,尤其是射频采样ADC,输入或前端的设计对于实现所需的系统级性能而言很关键。很多情况下,射频采样 ADC可以对几百MHz的信号带宽进行数字量化。前端可以是有源(使用放大器)也可以是无源(使用变压器或巴伦),具体取决于系统要求。无论哪种情况,都必须谨慎选择元器件,以便实现在目标频段的最优ADC性能。
简介
射频采样ADC采用深亚微米CMOS工艺技术制造,并且半导体器件的物理特性表明较小的晶体管尺寸支持的最大电压也较低。因此,在数据手册中规定的出于可靠性原因而不应超出的绝对最大电压,将当前主流的射频采样ADC与之前的老器件相比,可以发现这个电压值是变小的。在使用ADC对输入信号进行数字量化的接收机应用中,系统设计人员必须密切关注绝对最大输入电压。该参数直接影响ADC 的使用寿命和可靠性。不可靠的ADC可能导致整个无线电系统无法使用,且更换成本也许非常巨大。为了抵消过压带来的风险,射频采样ADC集成了可以检测高电平阈值的电路,允许接收机通过自动增益控制(AGC)环路调节增益来进行补偿。但是,如果采用流水线型ADC,则与架构相关的固有延迟可能导致输入暴露于高电平之下,从而可能损害 ADC输入。本文讨论了一种简单的方法来增强AGC环路,保护ADC。
输入架构
射频采样ADC可采用多种不同的设计,最常见的一种是流水线架构,该架构采用多级级联,将模拟信号转换为数字信号。第一级最重要,可以是缓冲或未缓冲级。选择哪种设计取决于设计要求和性能目标。例如,一个带缓冲器的ADC通常在频率范围内具有更好的SFDR性能,但功耗比不带缓冲器的ADC更高。前端设计同样会根据ADC是否有缓冲级而改变。没有缓冲器的ADC需要使用额外的串联电阻来处理输入电荷反冲,它同样会改善SFDR性能。图1和图2显示了AD9625未缓冲和AD9680缓冲射频采样ADC的等效输入电路简化图。为简明起见,仅显示单端输入。
声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉
全部0条评论
快来发表一下你的评论吧 !