×

AD9523-1 低抖动时钟发生器

消耗积分:0 | 格式:pdf | 大小:886 KB | 2011-04-11

liuxin

分享资料个

AD9523提供低功耗、多路输出时钟分配功能,具有低抖动
性能,还配有片内集成锁相环(PLL)和电压控制振荡器
(VCO)。片内VCO的调谐频率范围为3.6 GHz至4.0 GHz。
AD9523旨在满足长期演进(LTE)和多载波GSM基站设计的
时钟要求。它依靠外部VCXO清除参考抖动,以满足严格
的低相位噪声要求,从而获得可接受的数据转换器信噪比
(SNR)性能。
输入接收器、振荡器和零延迟接收器支持单端和差分两种
操作。当连接系统参考时钟恢复输入及外部VCXO,器件
产生1 MHz至1 GHz范围内的14路低噪声输出,以及一路来
自输入PLL(PLL1)的专用缓冲输出。一路时钟输出相对于
另一路时钟输出的频率和相位可通过分频器相位选择功能
改变,该功能用作无抖动的时序粗调,其调整增量相当于
VCO输出信号的半个周期。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !