×

CDCLVD2106双通道1:6低加性抖动LVDS缓冲器数据表

消耗积分:0 | 格式:pdf | 大小:837.62KB | 2024-08-21

李桂英

分享资料个

CDCLVD2106时钟缓冲器将两个时钟输入(INO,IN1)分配给总共12对差分LVDS时钟输出(OUTO,OUT11)。每个缓冲器模块包括一个输入和6个LVDS输出。输入可以是LVDS、LVPECL或LVCMOS。CDCLVD2106专门设计用于驱动50ω传输线路。在单端模式下驱动输入时,应将适当的偏置电压施加于未使用的负输入引脚。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !