×

CDC536具有三态输出的3.3锁相环时钟驱动器数据表

消耗积分:0 | 格式:pdf | 大小:382.07KB | 2024-08-21

h1654155143.8331

分享资料个

CDC536是一款高性能、低偏斜、低抖动时钟驱动器。它使用锁相环(PLL)在频率和相位方面将时钟输出信号与时钟输入(CLKIN)信号精确对齐。它专门设计用于同步DRAMs和流行的微处理器,工作速度范围为50 MHz至100 MHz或低至25 MHz,输出配置为半频输出。CDC536以3.3-VVec工作,设计用于驱动50w传输线路。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !