×

采用JESD204B的LMK5C33216超低抖动时钟同步器数据表

消耗积分:0 | 格式:pdf | 大小:4.31MB | 2024-08-21

分享资料个

LMK5C33216 是一款高性能网络时钟发生器、同步器 和抖动衰减器,具有高级参考时钟选择和无中断切换功 能,可满足通信基础设施应用的严格要求。 LMK5C33216 集成了 3 个 DPLL,具有可编程环路带 宽且无外部环路滤波器,尽可能提升了灵活性和易用 性。每个 DPLL 相位将配对的 APLL 锁定到 DPLL 基 准输入。APLL 基准决定了长期频率精度。 3 个 APLL 可以独立于其配对的 DPLL 运行,并从另一 个 APLL 级联从而提供可编程频率转换。APLL3 采用 使用 TI 专有的体声波 (BAW) VCBO 技术的超高性能 PLL,可生成具有 40fs RMS 抖动的输出时钟,而不受 XO 和基准输入的抖动和频率的影响。APLL1 和 APLL2 提供用于其他频域的选项。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !