×

LMK04368-EP符合JESD204B/C标准的超低噪声、双环路时钟抖动清除器数据表

消耗积分:0 | 格式:pdf | 大小:3.32MB | 2024-08-20

张丽

分享资料个

LMK04368-EP 是一款适用于航天应用、支持 JEDEC JESD204B/C 的高性能时钟调节器。 PLL2 可以配置 14 个时钟输出以驱动 7 个 JESD204B/C 转换器或其他逻辑器件(使用器件和 SYSREF 时钟)。SYSREF 可以通过直流和交流耦合 提供。14 个输出中的每一个输出都可以单独配置为用 于传统时钟系统的高性能输出(不限于 JESD204B/C 应用)。 无论有无 SYSREF 生成或重新计时,该器件都可以配 置为在双 PLL、单 PLL 或时钟分配模式下运行。PLL2 可以使用内部或外部 VCO 工作。 高性能与多种特性(如功耗和性能权衡调节、双 VCO、动态数字延迟和保持)相结合,可提供灵活的 高性能时钟树。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !