×

CDCE(L)949:支持SSC以降低EMI的灵活低功耗LVCMOS时钟发生器数据表

消耗积分:0 | 格式:pdf | 大小:2.09MB | 2024-08-20

王平

分享资料个

CDCE949 和 CDCEL949 是基于 PLL 的低成本、高性 能、模块化可编程时钟合成器、倍频器和分频器。这些 器件可从单个输入频率中生成多达九个输出时钟。借助 最多四个独立的可配置 PLL,可在系统内针对任何时 钟频率(最高可达 230MHz)对每个输出进行编程。 CDCEx949 具有独立的输出电源引脚 (VDDOUT): CDCEL949 为 1.8V,CDCE949 为 2.5V 至 3.3V。 此输入接受一个外部晶振或 LVCMOS 时钟信号。如果 使用了外部晶振,对于大多数应用来说,一个片载负载 电容器就足够用了。负载电容器的值可在 0pF 至 20pF 的范围内进行编程。此外,还可以选择片上 VCXO, 从而使输出频率与外部控制信号(即 PWM 信号)同 步。 深 M/N 分频比允许从基准输入频率(例如 27MHz)生 成 0ppm 音频或视频、网络(WLAN、BlueTooth™、 以太网、GPS)或接口(USB、IEEE1394、Memory Stick)时钟。

声明:本文内容及配图由入驻作者撰写或者入驻合作网站授权转载。文章观点仅代表作者本人,不代表电子发烧友网立场。文章及其配图仅供工程师学习之用,如有内容侵权或者其他违规问题,请联系本站处理。 举报投诉

评论(0)
发评论

下载排行榜

全部0条评论

快来发表一下你的评论吧 !